用于雷达数据处理的高速容错多处理机

    • 摘要: 本文介绍了E-3A雷达计算机设计中的一些考虑。为满足对速度、可靠性和维修能力的严格要求,采用了高速并行的处理机和数据通道。输入/输出单元提供了各种接口能力,并对主存储器直接进行存取,以供对外接口用。对可靠性和维修能力的要求,从容错和自动故障隔离的观点看,是不易达到的,因为计算机必须检测出自身的故障,并对此作出反应。通过采取诸如对每个中央处理机(CPU)由其它的每一个中央处理机进行软件控制、软件产生的中断、对存储器中备份件的软件控制、以及别的重要功能,就能在计算机内隔离大部分故障。此外,象时钟或电源损坏这类

       

    /

    返回文章
    返回